1.
Kondisi(DAFTAR ISI)
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop dan output seven segment common katoda.
2. Gambar Rangkaian(DAFTAR ISI)
3.
Video Rangkaian(DAFTAR ISI)
4. Prinsip Kerja(DAFTAR ISI)
Pada rangkaian percobaan kali ini, terdapat total 7 buah sakelar SW-SPDT, sebuah gerbang AND beserta CLOCK serta 4 buah D Flip-Flop dan sebuah decoder IC-74LS48 yang terhubung ke 7 Segment common katoda.
Yang masing masing input set dari keempat buah D FLip-Flop terhubung ke sakelar SW-SPDT 1-4 dan input reset yang terhubung parallel ke sakelar SW-SPDT 7 dan untuk sakelar SW-SPDT 6 yang terhubung ke inputan pertama hingga keempat dari 4 buah D Flip-Flop yang dipakai, tidak lupa sakelar SW-SPDT 5 yang terhubung ke gerbang AND yang outputnya terhubung parallel ke masing masing CLK pada 4 buah D Flip-Flop.
Dan keluaran dari D Flip-Flop akhir yang terhubung ke decoder IC-74LS48 dengan pin BI/ RBO, RBI dan LT yang terhubung ke Vcc dan keluaran dari decoder ini akan dihubungkan ke 7 Segment common katoda.
