1.
Kondisi(DAFTAR ISI)
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output seven segment.
2. Gambar Rangkaian(DAFTAR ISI)
3.
Video Rangkaian(DAFTAR ISI)
4. Prinsip Kerja(DAFTAR ISI)
Rangkaian diatas merupakan Counter Asynchronous, yang dimana rangkaian seri yang berisi D Flip-Flop dan untuk sinyal CLOCK hanya terhubung pada 1 D Flip-Flop awal.
Pada percobaan kali ini, sesuai dengan perintah yang tertera di modul, telah dipasangkan 4 buah D Flip Flop yang nantinya akan terhubung ke IC-7448 yang dimana decoder BDC to seven segment. Hasil dari keempat D Flip-Flop ini merupakan sinyal Low dan High yang akan menghasilkan 4 bit dan nantinya akan dikonversikan melalui perantara IC-7448 ke seven segment.
.png)